当前位置: 首页 > news >正文

企业建设网站方案设计百度推广效果怎样

企业建设网站方案设计,百度推广效果怎样,关岭网站建设,介绍小说的网站模板本文的参考资料为官方文档AMBA™3 APB Protocol specification文档下载地址: https://pan.baidu.com/s/1Vsj4RdyCLan6jE-quAsEuw?pwdw5bi 提取码:w5bi APB端口介绍介绍总线具体握手规则之前,需要先熟悉一下APB总线端口,APB的端口…

本文的参考资料为官方文档AMBA™3 APB Protocol specification

文档下载地址: https://pan.baidu.com/s/1Vsj4RdyCLan6jE-quAsEuw?pwd=w5bi

提取码:w5bi

APB端口介绍

介绍总线具体握手规则之前,需要先熟悉一下APB总线端口,APB的端口如下:

大体可以分为以下三组:

系统信号:PCLK(系统时钟)、PRESETn(系统复位,低有效)

master信号:PADDR(地址信号,确定读写的地址)、PSELx(片选信号,拉出来接给搭载APB总线的slave,选中slave时,PSELx信号拉高)、PNEABLE(使能信号,在PSELx拉高一个周期后,必定拉高)、PWRITE(写使能信号,PWRITE为高时写有效为低时读有效)、PWDATA(写数据)

slave信号:PREADY(ready为高时,代表着一次APB数据传输的结束)、PRDATA(读数据)、PSLVERR(错误数据,由slave发出,具体逻辑由slave内部决定,当slave发现内部逻辑出现故障,譬如状态机状态出错、计数器数字异常等,slave都可以使用内部逻辑把该信号拉高,使得master接收到PSLVERR为高时,哪怕ready拉高表示APB结束了,也可以使master放弃该次传输或做出其他应对策略)。

APB写传输

如文档所示,APB的写分为两种情况:①没有等待状态的写②有等待状态的写

APB和AHB最大的不同就是APB不采用pipeline形式的写读方式,因此对于APB协议来说,最快的写入或者读出一个数据的周期是两周期,先给地址,再写数据;或者先给地址,再读数据。APB 协议文档中,将上述这种传输方式分为两个阶段(phase),给地址的阶段称为Set up phase;紧接着下一周期PENABLE信号拉高,标志着进入写/读数据的阶段,该阶段称为Access phase

Write with no wait states

一次没有等待状态的写传输如上图所示,计划写数据时,第一周期PSEL拉高,表示选中某个slave,同时给出地址信息Addr1和写入数据信息Data1,紧接着下一周期,PENABLE信号拉高,PREADY信号也拉高,这时数据写入完成。

没有等待状态的APB连续写波形如上所示(代码见后文),笔者将数据分为了两组,group1为APB slave的端口信号,group2为APB接的单端口SRAM信号。在第一个周期,也就是Setup phase,psel信号拉高,表示slave被选中,值得注意的是此时要将SRAM的写信号和使能信号同步拉高,因为我们写的是一个no wait states的APB接口,数据要在第二周期写进SRAM的话,就需要提前一拍拉高使能信号和写信号。然后到了第二周期,penable信号拉高,pready信号也拉高标志着这一次APB传输的结束。另外,也正是因为在setup phase我们把SRAM的en信号和we信号拉高了,因此在access phase数据传输结束的同时,数据也被写入到SRAM中。

Write with wait states

在文档中,对有等待周期的APB写传输描述如上,即:

一开始的setup phase和write with no wait没有区别,psel拉高,penable为低;紧跟着第二周期,penable拉高之后,进入access phase,进入access phase之后,penable不会拉低,直到pready为高标志着一次传输结束时,penable才会随着pready一起拉低。penable等待pready拉高的这段等待时间为additional cycles,在这个阶段PADDR、PWRITE、PSEL、PENABLE、PWDATA都应该保持不变,可以说总线被hold住了。

APB读传输

APB的读传输也分为两种情况:①没有等待状态的读②有等待状态的读

Read with no wait states

一次没有等待状态的读传输如上图所示,读状态和写状态不同,写数据时PWRITE=1,读数据时应该令PWRITE=0计划读数据时,第一周期PSEL拉高,表示选中某个slave,同时给出地址信息Addr1,紧接着下一周期,PENABLE信号拉高,PREADY信号也拉高,这时数据被读出,master接受到读出数据PRDATA。

上图为连续读的APB传输波形图,从第一次读数据可以看到,随着psel信号拉高,PWRITE=0标志着为读状态,此时传入地址给APB的SRAM,SRAM端口en=1,we=0标志着SRAM为读模式,数据在下一周期从SRAM给到prdata。

这边还要提一个APB的特点,也是大多人容易忽略的点,APB总线完成一次读传输或者写传输之后,PADDR和PWRITE不会改变,会一直维持到下一次的传输,这可以减少功耗。spec中描述如下:

手撕代码

笔者写了一个Write和Read都是with no states的APB SRAM,因为含有SRAM部分,所以在apb_sram中需要例化一个单端口ram,单端口ram代码如下:

dpram

module spram_generic#(parameter ADDR_BITS = 7,        //outside input 10parameter ADDR_AMOUNT = 128,    //outside input 1024parameter DATA_BITS = 32        //outside input 32
)(input                      clk     ,input                      en      ,input                      we      ,input      [ADDR_BITS-1:0] addr    ,input      [DATA_BITS-1:0] din     ,output reg [DATA_BITS-1:0] dout    
);
reg [DATA_BITS-1:0] mem [0:ADDR_AMOUNT-1];always @(posedge clk)beginif(en)beginif(we == 1'b1)beginmem[addr] <= din;endelse dout      <= mem[addr];end
endendmodule

apb_sram

module apb_sram#(parameter ADDR_BITS = 9,parameter DATA_BITS = 32,parameter MEM_DEPTH = 512
)(input                       pclk    ,input                       prstn   ,input                       psel    ,input                       penable ,input   [ADDR_BITS-1:0]     paddr   ,input                       pwrite  ,input   [DATA_BITS-1:0]     pwdata  ,output                      pready  ,output  [DATA_BITS-1:0]     prdata
);// write part 
wire apb_write_setup;
reg  apb_ram_write;assign apb_write_setup = (pwrite) && (!penable) && (psel);always @(posedge pclk or negedge prstn)beginif(!prstn)beginapb_ram_write <= 1'b0; endelse if(apb_write_setup)beginapb_ram_write <= 1'b1;endelse if(pready)beginapb_ram_write <= 1'b0;end
end// read part
wire apb_read_setup;
reg  apb_ram_read;assign apb_read_setup = (!pwrite) && (!penable) && (psel);always @(posedge pclk or negedge prstn)beginif(!prstn)beginapb_ram_read <= 1'b0; endelse if(apb_read_setup)beginapb_ram_read <= 1'b1;endelse if(pready)beginapb_ram_read <= 1'b0;end
endassign pready = pwrite ? apb_ram_write : apb_ram_read;wire mem_en,mem_we;
assign mem_en = apb_write_setup || apb_read_setup;
assign mem_we = apb_write_setup;spram_generic #(.ADDR_BITS      (ADDR_BITS          ),.DATA_BITS      (DATA_BITS          ),.ADDR_AMOUNT    (2<<(ADDR_BITS-1)   )
)u_spram_generic(.clk    (pclk   ),.en     (mem_en ),.we     (mem_we ),.addr   (paddr  ),.din    (pwdata ),.dout   (prdata )
);endmodule

tb

testbench例化apb_sram并给出激励,我这边在tb中发起了10次连续的随机写,然后再发起10次连续读,发现读出来的数据和写入的数据一致。

接着又测试了写和读无缝衔接在一起的apb传输,结果符合spec。tb代码如下:

`timescale 1ns/1ns
`define MEM_PATH u_apb_sram.u_spram_generic
module tb#(parameter ADDR_BITS = 9,parameter DATA_BITS = 32,parameter MEM_DEPTH = 512
)();reg clk, rstn;
always #5 clk = ~clk;reg                     psel, penable, pwrite;
reg     [DATA_BITS-1:0] pwdata, ref_data;
reg     [ADDR_BITS-1:0] paddr ;
wire                    pready;
wire    [DATA_BITS-1:0] prdata;reg     [DATA_BITS-1:0] pwdata_rand;
reg     [DATA_BITS-1:0] prdata_read;task apb_write;
input [ADDR_BITS-1:0] addr;
input [DATA_BITS-1:0] wdata;
begin@(posedge clk);#1;penable = 0; psel = 1; pwrite = 1; paddr = addr; pwdata = wdata;@(posedge clk);#1;penable = 1;
end
endtasktask apb_read;
input [ADDR_BITS-1:0] addr;
output [DATA_BITS-1:0] rdata;
begin@(posedge clk); #1;penable = 0; psel = 1; pwrite = 0; paddr = addr;@(posedge clk); #1;penable = 1;@(negedge clk); #1;rdata = prdata;
end
endtaskinteger i,j;
initial beginclk     <= 1'b0;rstn    <= 1'b0;pwrite  <= 1'b1;psel    <= 1'b0;penable <= 1'b0;pwdata  <= 32'd0;repeat(2) @(posedge clk);rstn    <= 1'b1;repeat(3) @(posedge clk);// SRAM data initialfor (i = 0; i < MEM_DEPTH; i = i + 1)beginpwdata = $random();`MEM_PATH.mem[i] = pwdata;endrepeat(5) @(posedge clk); #1;$display("\ncontinuous writing");// SRAM data continuous writingfork begin@(posedge clk);#1paddr = 32'd0; for (j = 0; j < 10; j = j + 1)beginrepeat(2) @(posedge clk) #1;paddr = paddr + 1;@(negedge clk) #1;ref_data = `MEM_PATH.mem[paddr-1];$display("ref_data = %d, addr = %d", ref_data, paddr-1);endendbegin for (i = 0; i < 10; i = i + 1)beginpwdata_rand = $random();apb_write(paddr, pwdata_rand);$display("pwdata = %d", pwdata);endendjoin_nonerepeat(21) @(posedge clk);#1;penable = 1'b0;psel = 1'b0;pwrite = 1'b0;repeat(5) @(posedge clk);#1;$display("\ncontinuous reading");//SRAM continuous readingfork begin@(posedge clk);#1;paddr = 32'd0;for (j = 0; j < 10; j = j + 1)beginrepeat(2) @(posedge clk);#1;paddr = paddr + 1;endendbeginfor (i = 0; i < 10; i = i + 1)beginapb_read(paddr, prdata_read);$display("prdata_read = %d", prdata_read);endendjoinpenable = 0;psel = 0;repeat(5) @(posedge clk);#1;$display("\ncontinuos writing and reading");//SRAM continuous write and readfork begin@(posedge clk);#1;paddr = 32'd0;for (j = 0; j < 10; j = j + 1)beginrepeat (4) @(posedge clk); #1;paddr = paddr + 1;endendbeginfor (i = 0; i < 10; i = i + 1)beginpwdata_rand = $random();apb_write(paddr, pwdata_rand);apb_read(paddr, prdata_read);$display("write data is %d, read data is %d", pwdata_rand, prdata_read);endendjoinpenable = 0;psel = 0;// finish simulationrepeat(20) @(posedge clk);$finish();
endinitial begin$fsdbDumpfile("apb_sram.fsdb");$fsdbDumpvars(0);
endapb_sram #(.ADDR_BITS(ADDR_BITS),.DATA_BITS(DATA_BITS),.MEM_DEPTH(MEM_DEPTH)
) u_apb_sram(.pclk   (clk    ),.prstn  (rstn   ),.psel   (psel   ),.penable(penable),.paddr  (paddr  ),.pwrite (pwrite ),.pwdata (pwdata ),.pready (pready ),.prdata (prdata )
);endmodule

vcs仿真结果如下:

continuous writing
pwdata = 620927818
ref_data = 620927818, addr = 0
pwdata = 1557269945
ref_data = 1557269945, addr = 1
pwdata = 160312595
ref_data = 160312595, addr = 2
pwdata = 164115731
ref_data = 164115731, addr = 3
pwdata = 853295461
ref_data = 853295461, addr = 4
pwdata = 684074833
ref_data = 684074833, addr = 5
pwdata = 3684186807
ref_data = 3684186807, addr = 6
pwdata = 3432517785
ref_data = 3432517785, addr = 7
pwdata = 2635204666
ref_data = 2635204666, addr = 8
pwdata = 3102358129
ref_data = 3102358129, addr = 9

continuous reading
prdata_read = 620927818
prdata_read = 1557269945
prdata_read = 160312595
prdata_read = 164115731
prdata_read = 853295461
prdata_read = 684074833
prdata_read = 3684186807
prdata_read = 3432517785
prdata_read = 2635204666
prdata_read = 3102358129

continuos writing and reading
write data is 830211938, read data is 830211938
write data is 4063587044, read data is 4063587044
write data is 353623338, read data is 353623338
write data is 3201975421, read data is 3201975421
write data is 753819481, read data is 753819481
write data is 1925424101, read data is 1925424101
write data is 1994288109, read data is 1994288109
write data is 3836215497, read data is 3836215497
write data is 2695810113, read data is 2695810113
write data is 1472319919, read data is 1472319919

波形图

连续10次写、连续10次读、连续10次读写波形如下

http://www.dt0577.cn/news/34552.html

相关文章:

  • 做自己的首席安全官的网站动态网站设计
  • 网站开发包括网站的等过程网站服务费一年多少钱
  • 资源管理器常州百度搜索优化
  • 专业柳州网站建设多少钱google开户
  • 浙江建筑信息网查询seo建站收费地震
  • 苏州微网站制作软文发布平台有哪些
  • 网站后台导航随意添加爱站网综合查询
  • 如何再网站上做免费广告词百度贴吧的互动社区
  • 菜鸟学做网站的步骤怎样进行网络推广效果更好
  • 西安做网站公司哪家好软件公司
  • com后缀的网站网站收录查询系统
  • 瑞安自适应网站建设百度推广和百度竞价有什么区别
  • wordpress+防爬虫深圳网络推广优化
  • 在因特网上建设网站可选择的方案新app推广去哪里找
  • 手机网站开发计划备案查询站长工具
  • 番禺网站设计seo关键词排行优化教程
  • 石家庄h5网站建设如何去除痘痘效果好
  • 人才网网站建设基本流程谷歌搜索引擎免费入口2022
  • 网页传奇世界翅膀升级宁波seo深度优化平台
  • wordpress 5.1.1漏洞seo词条
  • 我是做网站怎么赚钱吗网络营销活动推广方式
  • 做网站用jsp和html免费网站建设seo
  • 咸宁网站seo排名搜索引擎官网
  • 企业logo设计网站太原seo关键词排名优化
  • 网站设计与建设代码餐饮管理培训课程
  • 公司请做网站石家庄百度推广排名优化
  • 国外英文网站推广引流怎么做
  • 网站开发前端网页制作培训网站
  • 上哪儿找做网站国际新闻快报
  • 网站建设代码结构为什么外包会是简历污点